The OpenNET Project / Index page

[ новости /+++ | форум | теги | ]



Вариант для распечатки  
Пред. тема | След. тема 
Форум Разговоры, обсуждение новостей
Режим отображения отдельной подветви беседы [ Отслеживать ]

Оглавление

Компания Microsoft представила Mu, открытую модульную систем..., opennews (?), 20-Дек-18, (0) [смотреть все]

Сообщения [Сортировка по времени | RSS]


7. "Компания Microsoft представила Mu, открытую модульную систем..."  +2 +/
Сообщение от Аноним (9), 20-Дек-18, 16:49 
Хотя бы в RISC-V это УЁ...UEFI не притащили. U-boot - наше всё.
Ответить | Правка | Наверх | Cообщить модератору

22. "Компания Microsoft представила Mu, открытую модульную систем..."  +/
Сообщение от Stax (ok), 20-Дек-18, 19:14 
Не волнуйтесь. ARM ведь весьма решительно перешел на UEFI, так что RISC-V там тоже скоро будет: http://www.uefi.org/sites/default/files/resources/UEFI_Plugf... https://plus.google.com/photos/photo/106265217227408958782/6...

Причем это был 2016 год. А в текущей спецификации UEFI уже внесено все необходимое, чтобы использовать его: см http://www.uefi.org/sites/default/files/resources/UEFI%... п. 2.3.7

Ответить | Правка | Наверх | Cообщить модератору

80. "Компания Microsoft представила Mu, открытую модульную систем..."  +/
Сообщение от Аноним (80), 23-Дек-18, 13:49 
Да уж надеюсь, что хоть Coreboot-ом RISC-V будет хорошо поддерживаться, чтоб хоть через JTAG прошивку сменить.
Ответить | Правка | Наверх | Cообщить модератору

93. "Компания Microsoft представила Mu, открытую модульную систем..."  +/
Сообщение от sposob (?), 27-Дек-18, 07:56 
JTAG позволяет...

///Standard Test Access Port and Boundary-Scan Architecture. Интерфейс предназначен для подключения сложных цифровых микросхем или устройств уровня печатной платы к стандартной аппаратуре тестирования и отладки.

На текущий момент интерфейс стал промышленным стандартом. Практически все сколько-нибудь сложные цифровые микросхемы оснащаются этим интерфейсом для:

    выходного контроля микросхем при производстве
    тестирования собранных печатных плат
    прошивки микросхем с памятью
    отладочных работ при проектировании аппаратуры и программного обеспечения

Метод тестирования, реализованный в стандарте, получил название Boundary Scan (граничное сканирование). Название отражает первоначальную идею процесса: в микросхеме выделяются функциональные блоки, входы которых можно отсоединить от остальной схемы, подать заданные комбинации сигналов и оценить состояние выходов каждого блока. Весь процесс производится специальными командами по интерфейсу JTAG, при этом никакого физического вмешательства не требуется. Разработан стандартный язык управления данным процессом — Boundary Scan Description Language (BSDL).

...

а, вот firmware - другая тема, JTAG pintester - иная, JTAG - JTAGу рознь, много их всяких "Link'ов" у производителей. Софт разный для работы. Да можно на Линках фирмваре менять для совместимости с несовместимостью. Иногда даже порт разведен/не разведен на плате, тестпоинтов нет, у чипа много ножек/лапок/выводов/"ручек"/пинов/контактов/... , а джитаг - по двум проводникам конектится.

Ага, называется: усложним себе задачу и других введем в заблуждение не давая необходимую документацию, а то суды/IT тайны/бабло/...

Да, что капанажимством заниматься, Ось - работает, железо все прожОльлевей, нейросети есть ...

P.S.
Тролим "Алису".
Ушёл учиться на "Арнитолога".

Ответить | Правка | Наверх | Cообщить модератору

Архив | Удалить

Рекомендовать для помещения в FAQ | Индекс форумов | Темы | Пред. тема | След. тема




Партнёры:
PostgresPro
Inferno Solutions
Hosting by Hoster.ru
Хостинг:

Закладки на сайте
Проследить за страницей
Created 1996-2024 by Maxim Chirkov
Добавить, Поддержать, Вебмастеру